跳至內容

差動放大器

本頁使用了標題或全文手工轉換
維基百科,自由的百科全書
差動放大器電路圖,左右應用對稱的電子元件(未顯示偏壓等電路)來抑制共模訊號。

差動放大器(英語:differential amplifierdifference amplifier,也稱:差動放大器差放),是一種將兩個輸入端電壓的差以一固定增益放大的電子放大器

差動放大器是一種常用的電子放大器(也稱「功率放大器」,簡稱「功放」)和射極耦合邏輯電路英語emitter coupled logic (英語:Emitter Coupled Logic, ECL)的輸入級。若差放的兩個輸入為,則它的輸出為:

其中是差模(動)增益(differential-mode gain),是共模增益(common-mode gain)。

通常以差模增益和共模增益的比值共模拒斥比common-mode rejection ratio, CMRR)衡量差動放大器消除共模訊號的能力:

由上式可知,當共模增益時,越大,就越低,因此共模拒斥比也就越大。因此對於完全對稱的差動放大器來說,其,故輸出電壓可以表示為:

差動放大器是普通的單端輸入放大器的一種推廣,只要將差放的一個輸入端接地,即可得到單端輸入的放大器。

很多系統在差動放大器的一個輸入端輸入輸入訊號,另一個輸入端輸入迴授訊號,從而實現負迴授。常用於電機或者伺服電機控制,以及訊號放大。在離散電子學中,實現差動放大器的一個常用手段是差動放大,見於多數運算放大器積體電路中的差動電路。

參見

外部連結