Westmere微架構

本頁使用了標題或全文手工轉換
維基百科,自由的百科全書
Westmere
設計團隊Intel
生產商
指令集架構MMXSSESSE2SSE3
SSSE3SSE4.1SSE4.2x86
x86-64EM64TEIST
XD bitAES
製作工藝/製程32nm
核心數量2 個至 10 個
一級快取64KB(每核心)
二級快取256KB(每核心)
三級快取4MB~30MB(各核心共用)
CPU主頻範圍至 4.4 GHz
QPI速率4.8 GT/s 至 6.4 GT/s
DMI速率2.5 GT/s 至 5.0 GT/s
CPU插座
封裝
  • LGA(桌面平台、伺服器平台)
  • PGA(流動平台)
應用平台伺服器工作站桌上電腦手提電腦超級計算機
核心代號
  • 伺服器平台:
    Westmere-EX
  • 伺服器平台:
    Gulftown、Westmere-EP
  • 桌面平台/伺服器平台:
    Clarkdale
  • 流動平台:
    Arrandale
使用的處理器型號
上代產品Nehalem
繼任產品Sandy Bridge

Intel Westmere(原名Nehalem-C)是Nehalem微架構的32nm製程版本,基於Westmere微架構的處理器於2010年1月7日首發。

技術特點

Westmere相對於Nehalem的改進:

  • 原生六核心(代號Gulftown)和原生十核心(代號Westmere-EX)。[1][2]
  • 新增AES(Advanced Encryption Standard,進階加密標準)指令集,與此前相比AES加密/解密之效能高出3倍。[3]
    • AES指令集或AES-NI提供了7條實現AES加密/解密演算法的指令。其中一條稱為PCLMULQDQ(參見CLMUL指令集)以實現密碼乘法。[4]這些指令集將使處理器可實現硬件加速加密/解密而不必像此前的處理器使用慢速的軟件加速,同時也可實現對可執行程式的攻擊保護。
  • 整合圖形處理核心(GPU)。但並不是整個顯示核心像AMD Fusion(APU)一樣GPU與CPU完全整合進一塊晶片上,而是GPU核心和CPU核心是分立於兩塊晶片,並封裝於同一塊印刷電路板上,兩者之間用QPI匯流排互聯。[5]因為這樣的設計被AMD以及不少人和媒體組織戲稱為「膠水整合」。整合有顯示核心的是代號Arrandale和Clarkdale的雙核心處理器,顯示核心為Intel HD Graphics 1000
  • 改進虛擬化的延時。[6]
  • 新的虛擬化功能:「VMX無限制模式支援(VMX Unrestricted mode support)」,這允許16位元應用程式在這些處理器上執行(即使是真實模式或增強真實模式)。
  • 支援1GB的「大分頁」(Huge Pages)。

繼任微架構

Intel遵循Tick-Tock策略,於2011年第一季度發佈了Intel Sandy Bridge微架構,正式取代Intel Nehalem微架構以及其製程改進版Intel Westmere微架構。

Intel processor roadmap
Intel的微處理器架構路線圖,從 NetBurst以及P6Tigerlake

參見

參考資料

  1. ^ Intel says no to 28nm, focuses on 22nm: Ivy Bridge/Haswell & Larrabee, [2015-08-04], (原始內容存檔於2011-07-08) 
  2. ^ 產品 (原名 Westmere EX)頁面存檔備份,存於互聯網檔案館) - Intel.com.tw
  3. ^ Smalley, Tim, Westmere is Nehalem's successor, bit-tech.net, 2007-09-19 [2015-08-04], (原始內容存檔於2008-12-11) 
  4. ^ Carry-Less Multiplication and Its Usage for Computing The GCM Mode – Intel Software Network, 2008-04-11 [2009-03-01], (原始內容存檔於2009-02-27) 
  5. ^ Nehalem普及神器 酷睿i5核心技術解析頁面存檔備份,存於互聯網檔案館) - zol.com.cn
  6. ^ Fuad Abazovic, Westmere 32nm to improve Nehalem features, Fudzilla.com, 2008-09-16 [2009-03-01] [永久失效連結]

外部連結